Thursday 16 November 2017

Mips instrukcja zestaw opcje binarne


V22.0436 - Prof. Grishman Wykład 9 - Zestaw instrukcji MIPS binarna arytmetyczna architektura MIPS, cd (tekst, rozdział 3) Przegląd podstawowych instrukcji MIPS (tekst, rysunek 4.6, str. 183) jednolita instrukcja operacyjna arytmetyczna i logiczna 2-stronniczą 0 jako stała sekwencja dwóch instrukcji dla oddziału na kontrakcie mniejszym niż kontrakty Sharp z architekturą CISC (złożone zestawy instrukcji), takie jak wymogi historyczne Intel 80 x86 dotyczące zgodności z wcześniejszymi maszynami doprowadziły do ​​złożonego projektu (8080-gt 8086-gt 80286-gt 80386 itp.) Prawie każdy rejestr ma pewne specjalne właściwości operandy, aby instrukcje mogły pochodzić z pamięci lub rejestr wynik może być przechowywany w pamięci lub rejestrować wiele wielkości operandu wiele długości instrukcji złożony projekt maszyny Powróci do kwestii wydajności później w semestrze Binarne arytmetyczne liczby ujemne: Uzupełnienie 2s (tekst, rozdział 4.2) addytor binarny: opóźnienie propagacji marszczenia (tekst, rozdział 4.3) odejmowanie MIPS ALU (tekst, sekcja 4.5) ALU (ari jednostka thmetic-logical) jest to układ kombinacyjny zdolny do obliczania różnych funkcji arytmetycznych i logicznych. operacje potrzebne do omówienia dotychczasowych instrukcji MIPS: dodawanie, odejmowanie i lub zero testów, porównanie MIPS również nie, ani mnożenie xor i podzielenie ogólnej strategii: różne obwody połączone multiplekserem multiplekserowym wybierają funkcję wybierając dla ALU odwrócenie wejścia B w celu odejmowania wyjście zasilające bitowego sumatora wysokiego rzędu na bity niskiego rzędu dla quotset przy mniejszych operacjach Użyj OR bramy na wyjściu ALU dla testu quotequalquot Przenieś do przodu: wprowadzenie najprostszy adder to efekt tętnienia: powolny (czas opóźnienia liniowy w wielkości argumentów) czas dodawania jest zwykle krytyczny przy określaniu całkowitego czasu cyklu maszyny może przyspieszyć dodawanie poprzez wprowadzenie pojęcia przenoszenia generowania i przenoszenia propagatora. Program MARS 4.0 został wydany w sierpniu 2017 r. Ulepszenia i poprawki zawierają: Wkrótce: nowy edytor tekstu (tak szybko, jak my rozwiązać problemy z wyświetlaniem na komputerach Mac). Ulepszona pomoc dotycząca instrukcji: Wszystkie przykłady instrukcji w zakładkach pomocy (i nowe instrukcje podręczne) używają teraz realistycznych nazw rejestrów, np. t1, t2, zamiast 1, 2. Klucz formatu instrukcji wyświetlany nad kartami pomocy MIPS został rozszerzony, aby objaśnić różne tryby adresowania dla instrukcji ładowania i przechowywania oraz pseudo-instrukcji. Opisy zostały dodane do każdej przykładowej instrukcji i pseudo instrukcji. Ulepszona zdolność błędu montażu: jeśli operacja montażu powoduje błędy, pierwszy komunikat o błędzie w obszarze tekstowym Komunikaty Marsa zostanie podświetlony, a w edytorze tekstowym zostanie wybrana odpowiednia błędna instrukcja. Ponadto można kliknąć dowolny komunikat o błędzie w obszarze tekstowym Wiadomości Mars, aby wybrać odpowiednią błędną instrukcję w edytorze tekstu. Pierwsza funkcja nie jest wybierana w każdej sytuacji (np. Kiedy jest ustawiona funkcja montażu), ale w sytuacjach, w których nie działa żadna krzywda, a druga funkcja, kliknięcie komunikatów o błędach może być nadal używane. Konsolowe systemy wprowadzania danych (5, 6, 7, 8, 12) wykonywane w IDE odbierają teraz klawisze wejściowe bezpośrednio w polu tekstowym Run IO zamiast poprzez okienko wprowadzania danych. Dzięki Ricardo Pascualowi za udostępnienie tej funkcji Jeśli wolisz okna dialogowe, istnieje możliwość ich przywrócenia. Posadzki, sufity, sufity i okrągłe operacje teraz generują domyślny wynik 231-1 MIPS, jeśli wartość jest nieskończonością, NaN lub poza zakresem 32-bitowym. Dla spójności, operacje sqrt dają teraz wynik NaN, jeśli operand jest ujemny (zamiast zgłaszania wyjątku). Wszystkie te przypadki są zgodne z FCSR (kontrola FPU i rejestr stanu) Nieprawidłowe flagi operacyjne są wyłączone. Idealnym rozwiązaniem byłoby symulowanie samego rejestru FCSR, dzięki czemu można wdrożyć wszystkie specyfikacje MIPS dotyczące instrukcji zmiennoprzecinkowych, ale to jeszcze nie nastąpiło. Kolumna Podstawowa w oknie Segment tekstu wyświetla teraz dane i adresy w postaci dziesiętnej lub szesnastkowej, w zależności od bieżących ustawień. Zwróć uwagę, że adres w instrukcjach rozgałęzień jest w rzeczywistości przesunięciem względem komputera, dlatego jest traktowany jako adres, który nie jest adresowany. Ponieważ operandy danych w instrukcjach podstawowych nie mają więcej niż 16 bitów, ich szesnastkowy wyświetlacz zawiera tylko 4 cyfry. Kolumna Źródło w oknie Segmentu tekstu zachowuje teraz odstępy między kartami dla czystszego wyglądu (znaki tabulacji nie były wcześniej renderowane). Poniższe monografie mogą być używane jako etykiety, np. b: . Nowa syscall 36 wyświetli liczbę całkowitą jako dziesiętną bez znaku. Nowe narzędzie, Digital Lab Sim, wniesione przez Didier Teifreto (dteifretolifc. univ-fcomte. fr). To narzędzie zawiera dwa siedmiosegmentowe wyświetlacze, szesnastkową klawiaturę i licznik. Wykorzystuje MMIO do zbadania IO przerywanej w sprzężonym otoczeniu. Więcej informacji można znaleźć w jego funkcji pomocy. Wiele dzięki MARS 4.0 wymaga Java 1.5 (5.0) zamiast 1.4. Jeśli jest to problem dla Ciebie, daj nam znać. Mars 3.8 został wydany w styczniu 2017 r. Ulepszenia i poprawki zawierają: nową funkcję tymczasowego zawieszania punktów przerwania, które wcześniej ustawiłeś. Użyj go, gdy czujesz się wystarczająco pewny, aby uruchomić program bez punktów przerwania, ale nie masz pewności, by je wyczyścić. Użyj pozycji Przełącz punkty przerwania w menu Uruchom lub po prostu kliknij nagłówek kolumny Bkpt w oknie Segment tekstu. Powtórz, aby ponownie uaktywnić. Dwa nowe narzędzia autorstwa Ingo Koflera z Uniwersytetu w Klagenfurcie w Austrii. Generuje statystyki instrukcji, a druga symuluje prognozę rozgałęzień za pomocą tabeli historii rozgałęzień. Dwa nowe systemy druku. Syscall 34 drukuje liczbę całkowitą w formacie szesnastkowym. Syscall 35 drukuje liczbę całkowitą w formacie binarnym. Sugerowane przez Bernardo Cunha z Portugalii. Nowe ustawienie w celu sprawdzenia, czy licznik programów MIPS zostanie zainicjalizowany do instrukcji z główną etykietą globalną, jeśli taka instrukcja istnieje. Jeśli ustawienie zostanie odznaczone lub jeśli jest zaznaczone i nie ma głównego, licznik programów zostanie zainicjowany jako domyślny adres początkowy. Wersja 3.7 została zaprogramowana, aby automatycznie zainicjować ją do instrukcji oznaczonej jako główna. Doprowadziło to do problemów z programami, które używają standardowych wyjątków obsługi wyjątków SPIM, ponieważ zawierają krótką sekwencję instrukcji o domyślnym adresie początkowym w celu przeprowadzenia inicjalizacji, a następnie rozgałęzienia do głównej. W ramach 3.7 sekwencja inicjalizacji została pominięta. Domyślnie to ustawienie nie jest zaznaczone. Ta opcja może zostać określona w trybie poleceń za pomocą opcji sm (Start at Main). Mars Narzędzia, które istnieją poza Marsem, mogą teraz zostać włączone do menu Narzędzia, umieszczając je w JARze i włączając je w poleceniu uruchamiającym IDE Marsa. Na przykład: java - cp plugin. jarMars. jar Mars Dzięki Ingo Koflerowi za myślenie o tej technice i dostarczenie łatki do jej implementacji. Korekty i ogólna poprawa syscalls MIDI. Dzięki Maxowi Hailperinie z Gustavus Adolphus College za ich dostarczenie. Poprawka do błędu asemblera, który oznaczył błędnie zidentyfikowane niepoprawne instrukcje MIPS jako dyrektywy. Mars 3.7 został wydany w sierpniu 2009 roku. Udoskonalenia i poprawki błędów: Nowa funkcja do zmiany konfiguracji przestrzeni adresowej symulowanego urządzenia MIPS. Konfiguracja przestrzeni adresowej 32-bitowej używana przez wszystkie wcześniejsze wersje pozostaje domyślnym. Zdefiniowaliśmy dwie alternatywne konfiguracje dla zwartej przestrzeni adresowej o rozmiarze 32 KB. Jeden rozpoczyna segment tekstowy pod adresem 0, a drugi rozpoczyna segment danych w adresie 0. Przestrzeń adresowa 32 KB udostępnia powszechnie używane pseudo-instrukcje obsługiwane przez loadstore, używając etykiet, takich jak lw t0, increment. rozwinąć do pojedynczej instrukcji podstawowej, ponieważ pełny adres etykiety będzie pasował do 16-bitowego pola przesunięcia adresu bez znaku - rozszerzającego się do wartości ujemnej. Zostało to zrobione w odpowiedzi na kilka próśb z ostatnich lat dotyczących mniejszych adresów i uproszczonych rozszerzeń, aby ułatwić zrozumienie programów montażowych. To wydanie nie zawiera możliwości zdefiniowania własnej dostosowanej konfiguracji, chociaż przewidujemy dodanie jej w przyszłości. Jest dostępny zarówno w trybie poleceń (opcja mc), jak i IDE. Patrz Konfiguracja pamięci. u dołu menu Ustawienia. Powiązane z poprzednim elementem: ładuj i przechowuj pseudo-instrukcje w postaci lw t0, label i lw t0, label (t1) rozwinie się do pojedynczej instrukcji (addi dla tych przykładów), jeśli bieżąca konfiguracja pamięci zapewni etykietę pełnego adresu dopasować do 15 bitów niskiego rzędu. Instrukcje, dla których została zaimplementowana, to: la, lw, lh, lb, lhu, lbu, lwl, lwr, ll, lwc1, ldc1, ls, ld, sw, sh, sb, swl, swr, sc, swc1, sdc1, ss i sd Jeśli plik zawiera globalną etykietę instrukcji wyciągu (bez cudzysłowów, wielkość liter ma znaczenie), wykonanie rozpocznie się od tej instrukcji niezależnie od jej adresu. Poprzednio wykonywanie programu zawsze rozpoczynało się od adresu bazowego segmentu tekstowego. Będzie to przydatne w przypadku projektów z wieloma plikami, ponieważ nie trzeba już mieć głównego pliku otwartego w edytorze, aby uruchomić projekt. Zauważ, że główny musi zostać zadeklarowany globalnie przy użyciu dyrektywy. globl. Do edytora dodaliśmy funkcję FindReplace. To była kolejna częsta prośba. Wejdź do niego w menu Edycja lub Ctrl-F. Poszukaj znaczących ulepszeń edytora w 2017 r. Syscalls for Open File (13), Read from File (14) i Write to File (15) teraz umieszczają swoją wartość zwrotną w rejestrze v0 zamiast a0. Tabela w Dodatku B na temat SPIM dla organizacji i projektowania komputerów określa wartość a0, ale sam SPIM konsekwentnie stosuje wartość v0 dla zwracanych wartości. Pseudo-instrukcje dla div, divu, mulo, mulou, rem, remu, seq, sne, sgeu, sgeu, sgt, sgtu, sle, sleu akceptują teraz 16- lub 32-bitowe natychmiast jako trzeci operand. Poprzednio trzeci operand musiał być rejestrem. Istniejące narzędzia zostały przetestowane przy użyciu rekonfigurowanej przestrzeni adresowej pamięci (patrz pierwszy element). Wprowadzono pewne adaptacje do narzędzia Keyboard and Display Simulator Tool, które pozwala na użycie go do Memory Mapped IO (MMIO) nawet w przypadku modelu pamięci kompaktowej, w którym adres bazowy MMIO to 0x00007f00 zamiast 0xffff0000. Wyróżnianie w tym scenariuszu nie jest doskonałe. Naprawienie błędu: System dla otwartego pliku (13) odwrócił znaczenie trybu warunków i flagi. Flagi są używane do wskazania zamierzonego użycia pliku (readwrite). Tryb jest używany do ustawiania uprawnień do plików w określonych sytuacjach. MARS implementuje wybrane flagi obsługiwane przez strumienie plików Java i ignoruje tryb, jeśli jest określony. Aby uzyskać więcej informacji, zobacz kartę Syscalls w Pomocy. Przykład pliku na tej karcie został poprawiony. Bug Fix: Asembler nieprawidłowo wygenerował błąd instrukcji Jump znajdujących się w segmencie tekstów jądra. Fix Bug: Opcja Project (p) w interfejsie poleceń działała niepoprawnie, gdy wywołano MARS w katalogu zawierającym pliki, które mają zostać zmontowane. Potwierdzenie: opracowanie wersji 3.7 zostało poparte Grantem Specjalnym Projektów SIGCSE. Co nowego w MARS Wersja 3.6 Mars 3.6 została wydana w styczniu 2009 roku. Udoskonalenia i poprawki obejmują: W końcu zaimplementowaliśmy najbardziej pożądaną nową funkcję: komórki pamięci i rejestru zostaną podświetlone podczas zapisu w czasie symulacji czasowej lub krokowej. Podświetlona pamięć rejestruje komórkę wynik wypełnionej instrukcji. Podczas wykonywania czasowego lub krokowego NIE jest to podświetlona instrukcja. Podczas podparcia wstecz, jest to podświetlona instrukcja. Podświetlona instrukcja jest następna, która ma być wykonana w normalnej sekwencji wykonywania (do przodu). W połączeniu z podświetlaniem komórek, dodaliśmy możliwość dostosowania podświetlania schematu kolorów i czcionki. Wybierz opcję Wyróżnianie w menu Ustawienia. W wyświetlonym oknie dialogowym można wybrać podświetlanie koloru tła, koloru tekstu i czcionki dla różnych tabel środowiska wykonawczego (segment tekstowy, segment danych, rejestry). Można je również wybierać normalnie, nie tylko podświetlone, wyświetlać wierszem parzystym i nieparzystym, ale nie według tabeli. Funkcja Cool new Labels Window: tabela może być sortowana w porządku rosnącym lub malejącym na podstawie kolumny Label (alfanumerycznie) lub Address (numerycznej). Wystarczy kliknąć nagłówek kolumny, aby wybrać i przełączać między rosnącym (pionowym trójkącie) lub malejącym (odwrócony trójkąt). Adresy są sortowane w oparciu o niepodpisane 32-bitowe wartości. Ustawienie utrzymuje się w różnych sesjach. Panel Wiadomości, zawierający zakładki Wiadomości i karta Uruchom IO, jest teraz wyświetlany przy użyciu czcionki o jednolitym odstępie (stała czcionka). Ułatwia to grafiki tekstowej podczas pracy z IDE. Plik dystrybucyjny Mars. jar zawiera teraz wszystkie pliki potrzebne do utworzenia nowego pliku JAR. Ułatwi to rozwinięcie słoika, zmodyfikowanie plików źródłowych, ponowne kompilowanie i tworzenie nowego słoika do użytku lokalnego. CreatMarsJar. bat zawiera instrukcję słoika. Okno Pomoc zawiera teraz kartę z podziękowaniami. To rozpoznaje płatników MARS i korespondentów. Dodaliśmy nowe wywołanie systemowe (syscall) do generowania synchronizowanych tonów MIDI, syscall 33. Oryginalne połączenie MIDI natychmiast powraca po wygenerowaniu dźwięku. Nowa nie powróci, dopóki sygnał dźwiękowy nie zostanie ukończony bez względu na czas jego trwania. Ekran Segment danych przewija teraz 8 wierszy (pół tabeli) zamiast 16, gdy kliknięto przyciski strzałek. Ułatwia to przeglądanie sekwencji powiązanych komórek, które przekraczają granicę tabeli. Uwaga: możesz szybko przytrzymać dowolny przycisk. Pole kombi z różnymi granicami adresów danych działa teraz lepiej. Fix Bug: Dwa poprawki do klawiatury i narzędzia Simulator Display. Bit Ready Transmitter nie był resetowany w oparciu o liczbę instrukcji podczas działania w segmencie tekstu jądra, a bit Status Exception Level nie został przetestowany przed włączeniem procedury obsługi przerwań (może prowadzić do zapętlenia, jeśli przerwania wystąpią w procedurze obsługi przerwania). Dzięki Michaelowi Clancy i Carl Hauserowi za to, że zwróciłem na to uwagę i proponuję rozwiązania. Usunięcie błędu: adresy bajtów segmentu stosu nie na granicach wyrazów nie były poprawnie przetwarzane. Dotyczy to małego bajtowego porządku (big-endian nie jest włączony lub przetestowany w MARS). Dzięki Saulowi Spatzowi za rozpoznanie problemu i dostarczenie łaty. Drobne poprawki błędów obejmują: Korygowanie błędu prowadzącego do niepowodzenia podczas uruchamiania MARS w trybie poleceń, wyjaśnianie komunikatu o błędzie assemblera dla zbyt niewielu lub zbyt wielu błędów operandów i poprawianie opisu instrukcji lhu i lbu z niepodpisanych na niepodpisane. Co nowego w MARS Wersja 3,5 Mars 3.5 została wydana 24 lipca 2008 roku. Do głównych ulepszeń i poprawek należą: Nowe narzędzie, klawiatura i wyświetlacz MMIO Simulator, który obsługuje odpytywane i przerywane operacje wejścia i wyjścia poprzez IO odwzorowane w pamięci (ang. Memory-Mapped IO) MMIO). Program MIPS zapisuje do pamięci, które służą jako rejestry dla symulowanych urządzeń. Obsługuje wejście klawiatury i symulowany wyświetlacz znaków. Kliknij przycisk Pomoc narzędzia, aby uzyskać więcej informacji. Nowe narzędzie, licznik instrukcji, przesłane przez użytkownika MARS, Felipe Lessę. Zlicza liczbę instrukcji MIPS wykonanych wraz z wartościami procentowymi dla instrukcji w formacie R, I i formatu J. Dzięki, argumenty programu Felipe mogą być teraz dostarczane do programu MIPS w czasie wykonywania, poprzez ustawienie IDE lub tryb poleceń. Więcej informacji na temat trybu poleceń można znaleźć w opcji quotpaquot polecenia. Liczba argumentów (argc) jest umieszczona w a0, a adres tablicy ciągów zakończonych zerami zawierających argumenty (argv) jest umieszczony w a1. Są one również dostępne w stosie runtime (sp). Dwie powiązane zmiany umożliwiają MARSowi zestawienie kodu źródłowego wyprodukowanego przez niektóre kompilatory, takie jak gcc. Jedną z nich jest wydawanie ostrzeżeń, a nie błędów w przypadku nierozpoznanych dyrektyw. MARS wdraża ograniczoną liczbę dyrektyw. Zignoruj ​​te ostrzeżenia na własne ryzyko, ale zespół może kontynuować. Druga zmiana polega na zezwoleniu na zawieranie etykiet instrukcji, a w szczególności na rozpoczynanie od 3939. W trybie poleceń wartości rejestrów końcowych są wyświetlane przez podanie nazwy rejestru jako opcji. Nazwy rejestrów zaczynają się od 3939, które są przechwytywane przez niektóre powłoki poleceń systemu operacyjnego. Konwencja unikania tego nie jest jednolita we wszystkich powłokach. Udoskonaliliśmy opcje, więc teraz możesz podać nazwę rejestru bez numeru 3939. Na przykład można użyć t0 zamiast t0 jako opcji. W ten sposób nie można odwoływać się do rejestrów według numeru, ponieważ parser poleceń jest interpretowany jako limit wykonywania instrukcji. Dzięki Lucien Chaubert za zgłoszenie tego problemu. Drobne ulepszenia: Funkcja dump trybu poleceń została rozszerzona, aby umożliwić zakresy adresów pamięci oraz nazwy segmentów. Jeśli w oknie dialogowym Otwórz nowe rozszerzenie pliku, rozszerzenie będzie dostępne przez całą sesję interaktywną. Operator 39: 39 operatora powtarzania wartości segmentu danych działa teraz dla wszystkich dyrektyw numerycznych (dwukrotnie). Umożliwia to zainicjowanie wielu kolejnych lokalizacji pamięci do tej samej wartości. Na przykład: te. połowa 1. 8 Zachowaj wartość 1 na 8 kolejnych pół-słów kluczowych Główne zmiany: stałe heksadecymalne zawierające mniej niż 8 cyfr będą interpretowane tak, jakby początkowe cyfry to 039s. Na przykład 0xFFFF będzie interpretowane jako 0x0000FFFF, a nie 0xFFFFFFFF jak poprzednio. Powodowało to problemy z natychmiastowymi operandami w zakresie od 32768 do 65535, które zostały błędnie zinterpretowane przez operacje logiczne jako podpisane 32-bitowe wartości zamiast niepodpisanych 16-bitowych wartości. Podpisane i niepodpisane 16-bitowe wartości są teraz rozróżniane przez tokenizator na podstawie symboli prototypowych -100 dla podpisanych i 100 dla niepodpisanych (głównie operacje logiczne). Bardzo dziękuję Ericowi Shade z Missouri State University i Greg Gibeling z UC Berkeley za ich długie starania, które pomogły mi rozwiązać tę sytuację. Drobne poprawki błędów: round. w.s i round. w.d zostały zmodyfikowane, aby poprawnie wykonywać zaokrąglanie IEEE domyślnie. Dzięki temu Eric Shade wskazał na to. Syscall 12 (read character) został zmieniony, aby pozostawić znak w v0, a nie a0. Oryginał został oparty na pomyłce w Dodatku A do organizacji i projektowania komputerów. MARS nie wykonałby się z pliku wykonywalnego Mars. jar, gdyby był przechowywany w ścieżce katalogu, w której te nazwy katalogów zawierają dowolne znaki spoza ASCII. To zostało poprawione. Dzięki Felipe Lessa za wskazanie tego i zaoferowanie rozwiązania. MARS teraz poprawnie wykryje stan EOF podczas czytania z pliku przy użyciu syscall 14. Dzięki David Reimann za zwrócenie uwagi na to. Co nowego w MARS Wersja 3.4.1 Mars 3.4.1 została wydana 23 stycznia 2008 roku. Jest to wydanie naprawiające błędy, które usuwa dwa błędy. Jeden błąd pojawia się w pseudo-instrukcjach, w których rozszerzenie zawiera instrukcje rozgałęzień. Stałe przesunięcia gałęzi nie były już poprawne z powodu zmian w obliczaniu przesunięć gałęzi w wersji 3.4. Jednocześnie zajęliśmy się kwestią rozwijania takich pseudo instrukcji po włączeniu opóźnionego rozgałęziania. Takie rozszerzenia będą teraz zawierać instrukcję nop po oddziale. Rozwiązaliśmy również błąd typu "off-by-one", który wystąpił podczas generowania instrukcji lui w rozszerzeniu definiowanych pseudo-instrukcji oddziałów, których drugi operand jest 32-bitowy natychmiast. Rozszerzenia dotyczące szeregu pseudo-instrukcji zostały zmodyfikowane, aby wyeliminować wewnętrzne gałęzie. Te i inne rozszerzenia zostały również zoptymalizowane pod kątem rozszerzonego o znak ładunku 16-bitowych bezpośrednich operandów, zastępując sekwencję luiori lub luisra dodatkiem. Pseudo-instrukcje dotknięte przez jedną lub obie te modyfikacje obejmują: abs, bleu, bgtu, beq, bne, seq, sge, sgeu, sle, sleu, sne, li, sub i subi. Modyfikacje te zasugerował Eric Shade z Missouri State University. Co nowego w wersji MARS 3.4 Nowy syscall (32) obsługujący przerwy o określonej długości w milisekundach (sen) podczas symulacji. Pięć nowych systemów (40-44) wspierających wykorzystanie generatorów liczb pseudolosowych. Dostępnych jest nieograniczona liczba tych generatorów, z których każdy jest identyfikowany przez liczbę całkowitą, a dla każdej z nich można: ustawić wartość siewu, wygenerować 32-bitową liczbę całkowitą z zakresu int Java, wygenerować 32-bitową liczbę całkowitą między 0 (włącznie) i określonym górnym związkiem (wyłącznym), wygeneruj 32-bitową wartość zmiennoprzecinkową między 0 (włącznie) i 1 (wyłączną) i wygeneruj 64-bitową wartość podwójną między 0 (włącznie) a 1 (wyłączną). Wszystkie są oparte na klasie java. util. Random. Dziesięć nowych serwerów (50-59) obsługujących okna dialogowe komunikatów i okna dialogowe wprowadzania danych. Te ostatnie różnią się od standardowych syscalls wprowadzania danych, że komunikat podpowiadający jest określony jako argument syscall i wyświetlany w oknie dialogowym wprowadzania. Wszystkie są oparte na klasie javax. swing. JOptionPane. Możliwość zrzucania zawartości pliku. text lub. data do pliku w różnych formatach. Zrzut można wykonać przed lub po wykonaniu programu z poziomu IDE (menu Plik i pasek narzędzi) lub z trybu poleceń. Można go również wykonać podczas wstrzymania wykonywania z IDE. Poszukaj pozycji menu Zrzuć z pamięci w menu Plik lub opcji zrzutu w trybie poleceń. Kopiuj tekst. Zawiera tylko lokalizacje zawierające instrukcje. Zrzut w usłudze. data obejmuje wielokrotność stron 4 KB rozpoczynających się od adresu bazowego segmentu i kończących się ostatnią stroną o wielkości 4 KB, do której program ma się odwoływać. Aktualne formaty zrzutu obejmują czysty binarny (java. io. PrintStream. write () metoda), szesnastkowy tekst z jednym słowem (32 bity) na wiersz i tekst binarny jednym słowem w wierszu. Interfejs, klasa abstrakcyjna i program ładujący format zostały opracowane w celu ułatwienia tworzenia i wdrażania dodatkowych formatów zrzutów. Ta zdolność została prototypowana przez Grega Gibelinga z UC Berkeley. Zmieniono sposób obliczania przesunięć gałęzi, gdy ustawienie Opóźnione rozgałęzienie jest wyłączone. Adresy docelowe instrukcji oddziału są reprezentowane przez względną liczbę słów do oddziału. W wersji 3.4 ta wartość odzwierciedla opóźnione rozgałęzienia, niezależnie od tego, czy ustawienie opóźnionego rozgałęzienia jest włączone, czy nie. Wygenerowany kod binarny dla oddziałów będzie teraz zgodny z przykładami w podręczniku Computer Organization and Design. Jest to zmiana z przeszłości i została podjęta po szeroko zakrojonych rozmowach z kilkoma osobami adoptującymi MARS. Poprzednio przesunięcie gałęzi było o 1 niższe, jeśli włączone było ustawienie Opóźnione rozgałęzienie - etykieta instrukcji: beq 0,0, etykieta generowałaby 0x1000FFFF, jeśli włączone było opóźnione odgałęzienie i 0x10000000, gdyby była wyłączona. Teraz w każdym przypadku wygeneruje 0x1000FFFF. Symulator zawsze rozgałęzia się do prawidłowej lokalizacji MARS nie pozwala na montaż w jednym ustawieniu i symulacji pod drugim. Poprawka: Plik wykonywalny marsar. jar można teraz uruchomić z innego katalogu roboczego. Naprawę zasugerował Zachary Kurmas z Grand Valley State University. Rozwiązanie problemu: problem związany z zawieszaniem się MARS podczas montażu pseudo-instrukcji z operandem etykiet zawierającym laboratorium podciągowe został poprawiony. Poprawka: Żaden kod związany z Swingiem nie zostanie wykonany, gdy MARS zostanie uruchomiony w trybie poleceń. Rozwiązuje to problem, który wystąpił, gdy MARS był uruchamiany w systemie bezgłowym (bez monitora). Swing jest biblioteką Java wspierającą programowanie graficznych interfejsów użytkownika. Usunięcie było zapewnione przez Grega Gibelinga z UC Berkeley. Znak 0 jest teraz rozpoznawany, gdy pojawia się w literałach ciągów znaków. Co nowego w wersji MARS 3.3 Wsparcie dla opóźnionych rozgałęzień MIPS. Wszystkie komputery MIPS implementują to, ale może być mylące dla programistów, więc jest domyślnie wyłączone. W przypadku opóźnionego rozgałęzienia, następna instrukcja po instrukcji rozgałęzienia lub skoku będzie zawsze wykonywana, nawet jeśli zostanie podjęta gałąź lub skok Wielu programistów i asemblerów poradzi sobie z tym przez wstawienie niepoprawnej instrukcji quotnopquot po każdej gałęzi lub skoku. Asembler MARS nie wstawia cudzysłowu. Niektóre pseudo-instrukcje rozszerzają się na sekwencję, która zawiera gałąź, takie instrukcje nie działają poprawnie w wyniku opóźnionego rozgałęzienia. Opóźnione rozgałęzienia są dostępne w trybie poleceń z opcją quotdbquot. Nowe narzędzie zainteresowania głównie instruktorów. Narzędzie Powiększenie ekranu, jeśli jest wybrane z menu Narzędzia, można wykorzystać do uzyskania powiększonego statycznego obrazu pikseli leżących pod nim. Obraz można przypisać do opisu, przeciągając myszą nad nią, aby utworzyć linię skręcania. Powiększa się do 4 razy w oryginalnym rozmiarze. Masz teraz możliwość ustawiania i modyfikowania rodziny, stylu i rozmiaru czcionki edytora tekstu. Wybierz quotEditor. quot z menu Ustawienia, aby uzyskać okno dialogowe. Kliknij przycisk Zastosuj, aby wyświetlić nowe ustawienia, gdy okno dialogowe jest nadal otwarte. Ustawienia czcionek są przechowywane z jednej sesji do następnej. Lista rodzin czcionek rozpoczyna się od 6 czcionek powszechnie używanych między platformami (wybranych z list znalezionych w witrynie codestyle. org), a następnie pełna lista. Dwie z sześciu to czcionki monochromatyczne, dwa są proporcjonalne, a dwa są proporcjonalne. Zostało udoskonalone okno Etykieta na panelu Wykonanie, zawierające informacje o tablicy symboli. Po kliknięciu nazwy lub adresu etykiety zawartość tego adresu jest wyśrodkowana i wyróżniona w oknie Segment tekstu lub Okno segmentu danych, odpowiednio. Ułatwia to ustawianie punktów przerwania na podstawie etykiet tekstowych lub znajdowanie wartości przechowywanej pod adresem etykiety. Jeśli ponownie zlecisz kolumnę w oknie Segment tekstu, przeciągając nagłówek kolumny, nowe zamówienie zostanie zapamiętane i zastosowane od tego momentu do przodu, nawet z jednej sesji MARS do następnej. Okno Segmentu tekstowego zawiera kod źródłowy, kod podstawowy, kod binarny, adresy kodowe i punkty przerwania. Jeśli program MIPS kończy się przez wyciszenie dolnego progu programu, MARS kończy, jak poprzednio, bez wyjątku, ale teraz wyświetli bardziej opisowy komunikat zakończenia w oknie komunikatów. Wcześniej komunikat zakończenia był taki sam, jak ten wygenerowany po wykonaniu polecenia exit syscall. Obecnie dostępne jest nowe wywołanie systemowe (syscall) w celu uzyskania czasu systemowego. Jest to usługa 30 i nie jest dostępna w SPIM. Jego wartość jest uzyskiwana z metody java. util. Date. getTime (). Więcej informacji można znaleźć w karcie Syscall w Pomocy MIPS. Nowe wywołanie systemowe (syscall) do tworzenia symulowanego dźwięku MIDI za pośrednictwem karty dźwiękowej jest już dostępne. Jest to usługa 31 i nie jest dostępna w SPIM. Jego implementacja opiera się na pakiecie javax. sound. midi. Został przetestowany tylko pod Windowsem. Więcej informacji można znaleźć w karcie Syscall w Pomocy MIPS. Co nowego w wersji 3.0 MARS W sumie wiele wersji 3.0 rozwiązuje jeden błąd z wersji 2.2 (luty 2006) i dodaje wiele instrukcji i funkcji. Podstawowe instrukcje SLTI i SLTIU zostały niepoprawnie zakodowane jako instrukcje w formacie R (rejestr), a nie w formacie I (natychmiastowe). To jest teraz poprawione. Dodatkowe instrukcje MIPS Ponad 40 nowych podstawowych instrukcji zostało dodanych do zestawu instrukcji MIPS-32, że MARS teraz tworzy i symuluje. Łącznie jest teraz 141 podstawowych instrukcji. Obecnie obsługuje prawie wszystkie instrukcje z podręcznika Patterson and Hennessys Computer Organization and Design. Wyjątkami są instrukcje dotyczące pułapek i pułapek oraz instrukcje dotyczące oddziałów, które zakładają opóźnione rozgałęzienie (prawdopodobne). Dodano również dużą liczbę pseudo-instrukcji. Wszystkie pseudo-instrukcje z dodatku A do tekstu Pattersona i Hennessysa są obecnie rozpoznawane i rozszerzane. Kilka innych dodano dla wygody (ADDI o stałej 32-bitowej) lub zabawnej (SUBI). Większość dodatków pseudo-instrukcji implementuje jednak alternatywne tryby adresowania pamięci dla różnych instrukcji ładowania i przechowywania. Macierzyste instrukcje ładowania i przechowywania MIPS obsługują tylko jeden tryb adresowania: adresowanie podstawowe formularza 100 (1). gdzie 100 jest stałą 16-bitową, a 1 jest rejestrem, którego zawartość jest dodawana do stałej w celu utworzenia efektywnego adresu. MARS rozpoznaje teraz i rozszerza następujące tryby adresowania dla wszystkich operacji ładowania i zapisu: rejestracja zawartości plus 0 rejestru offsetu plus suma 32-bitowego stałego i oznaczonego adresu Uwagi dotyczące 32-bitowych stałych. Pseudo-instrukcja może się różnić w zależności od wartości stałej. Jeśli nie może być zawarty w 16 bitach, to jego 16 bitów o wysokim porządku jest ładowanych do rejestru wejściowego (LUI) przed przetwarzaniem. Zdecydowaliśmy się konsekwentnie określić granicę 16 bitów na podstawie podpisanych wartości: -32768 do 32767. Inne symulatory mogą interpretować wartości inaczej (na przykład bez podpisu) w zależności od kontekstu, w jakim są używane. Nowe funkcje IDE Możliwość cofnięcia się do tyłu poprzez symulację wykonania programu MIPS, cofanie wyników po jednym kroku wykonywania na raz. Jego ikona paska narzędzi to strzałka skierowana w lewo z 1, aby dodać do bookendy strzałkę skierowaną w prawo z krokiem 1. Anuluje ona tyle ostatnich, co ostatnie kroki wykonywania. Ponieważ każdy krok wymaga kliknięcia lub naciśnięcia klawisza, powinno to być wiele dla celów debugowania. Jest również dostępny w momencie normalnego lub nieprawidłowego zakończenia programu. Jeden limit: ta funkcja spowoduje tylko cofnięcie zapisu do flag pamięci, rejestrów lub zmiennoprzecinkowych. Operacje SYSCALL na zasoby zewnętrzne (konsola IO, pliki) nie są cofane przez tę funkcję. Funkcja pomocy została nieco rozszerzona i udoskonalona. Na karcie MIPS znajdują się teraz cztery własne karty: lista podstawowych instrukcji z opisami, lista pseudo instrukcji i formatów instrukcji wraz z opisami, lista dyrektyw asemblerowych oraz dokumentacja wszystkich dostępnych funkcji SYSCALL i ich używania. I po prostu dla zabawy, dodałem kartę z tekstami Waltera Changsa do Zestawu instrukcji MIPS, który można zaśpiewać do melodii Gilberta i Sullivana. Na ekranie Segmentacja tekstu źródło i odpowiednie instrukcje podstawowe są teraz wyświetlane w sąsiednich kolumnach, a nie w postaci konkatenacji w tej samej kolumnie. Oba te elementy nadal są wyróżnione podczas wykonywania etapowego lub zaplanowanego przebiegu. Dodano menu Ustawienia, aby kontrolować kilka opcji truefalse. Bieżące opcje i ich wartości domyślne to: Wyświetl okno Etykiety (tabela symboli) na karcie Wykonanie. Wartością domyślną jest fałsz. Jeśli ta opcja zostanie zaznaczona, okno Etykiety zostanie wyświetlone po prawej stronie segmentu tekstu. Pozwól programom używać rozszerzonych (pseudo) instrukcji i formatów. Wartością domyślną jest true. Obejmuje to wszystkie tryby adresowania pamięci inne niż tryb macierzysty MIPS (16-bitowe stałe przesunięcie dodane do zawartości rejestru). Zmontuj plik automatycznie, gdy tylko zostanie otwarty, i zainicjuj okno dialogowe Otwieranie pliku z najczęściej otwieranym plikiem. Wartością domyślną jest fałsz. Jest to wygodne, jeśli do kompilowania programów używasz zewnętrznego edytora. Wyświetlaj adresy pamięci w systemie szesnastkowym. Wartością domyślną jest true. Jeśli nie zaznaczono, adresy będą wyświetlane w liczbie dziesiętnej. To ustawienie można również przełączać w polu wyboru na granicy okna Segment danych. Wyświetl pamięć i rejestruj zawartość w postaci szesnastkowej. Wartością domyślną jest true. Jeśli opcja nie jest zaznaczona, znaki będą wyświetlane w postaci dziesiętnej. To ustawienie można również przełączać w pole wyboru na granicy okna Segment segmentów danych. Element menu Usuwanie wszystkich punktów przerwania zostało dodane do menu Uruchom. It is enabled whenever one or more execution breakpoints have been set. Much more convenient than having to clear them individually. They can be cleared before, during, or after execution. Note that all breakpoints are automatically cleared each time a file is assembled. New toolbar and menu item icons. New Command Line features A new command switch, np , specifies that a MIPS program is not permitted to use pseudo instructions andor formats.3.18.26 MIPS Options Generate big-endian code. Generate little-endian code. This is the default for lsquo mipsel-- rsquo configurations. Generate code that runs on arch. which can be the name of a generic MIPS ISA, or the name of a particular processor. The ISA names are: lsquo mips1 rsquo, lsquo mips2 rsquo, lsquo mips3 rsquo, lsquo mips4 rsquo, lsquo mips32 rsquo, lsquo mips32r2 rsquo, lsquo mips32r3 rsquo, lsquo mips32r5 rsquo, lsquo mips32r6 rsquo, lsquo mips64 rsquo, lsquo mips64r2 rsquo, lsquo mips64r3 rsquo, lsquo mips64r5 rsquo and lsquo mips64r6 rsquo. The processor names are: lsquo 4kc rsquo, lsquo 4km rsquo, lsquo 4kp rsquo, lsquo 4ksc rsquo, lsquo 4kec rsquo, lsquo 4kem rsquo, lsquo 4kep rsquo, lsquo 4ksd rsquo, lsquo 5kc rsquo, lsquo 5kf rsquo, lsquo 20kc rsquo, lsquo 24kc rsquo, lsquo 24kf21 rsquo, lsquo 24kf11 rsquo, lsquo 24kec rsquo, lsquo 24kef21 rsquo, lsquo 24kef11 rsquo, lsquo 34kc rsquo, lsquo 34kf21 rsquo, lsquo 34kf11 rsquo, lsquo 34kn rsquo, lsquo 74kc rsquo, lsquo 74kf21 rsquo, lsquo 74kf11 rsquo, lsquo 74kf32 rsquo, lsquo 1004kc rsquo, lsquo 1004kf21 rsquo, lsquo 1004kf11 rsquo, lsquo i6400 rsquo, lsquo interaptiv rsquo, lsquo loongson2e rsquo, lsquo loongson2f rsquo, lsquo loongson3a rsquo, lsquo m4k rsquo, lsquo m14k rsquo, lsquo m14kc rsquo, lsquo m14ke rsquo, lsquo m14kec rsquo, lsquo m5100 rsquo, lsquo m5101 rsquo, lsquo octeon rsquo, lsquo octeon rsquo, lsquo octeon2 rsquo, lsquo octeon3 rsquo, lsquo orion rsquo, lsquo p5600 rsquo, lsquo r2000 rsquo, lsquo r3000 rsquo, lsquo r3900 rsquo, lsquo r4000 rsquo, lsq uo r4400 rsquo, lsquo r4600 rsquo, lsquo r4650 rsquo, lsquo r4700 rsquo, lsquo r6000 rsquo, lsquo r8000 rsquo, lsquo rm7000 rsquo, lsquo rm9000 rsquo, lsquo r10000 rsquo, lsquo r12000 rsquo, lsquo r14000 rsquo, lsquo r16000 rsquo, lsquo sb1 rsquo, lsquo sr71000 rsquo, lsquo vr4100 rsquo, lsquo vr4111 rsquo, lsquo vr4120 rsquo, lsquo vr4130 rsquo, lsquo vr4300 rsquo, lsquo vr5000 rsquo, lsquo vr5400 rsquo, lsquo vr5500 rsquo, lsquo xlr rsquo and lsquo xlp rsquo. The special value lsquo from-abi rsquo selects the most compatible architecture for the selected ABI (that is, lsquo mips1 rsquo for 32-bit ABIs and lsquo mips3 rsquo for 64-bit ABIs). The native LinuxGNU toolchain also supports the value lsquo native rsquo, which selects the best architecture option for the host processor. - marchnative has no effect if GCC does not recognize the processor. In processor names, a final lsquo 000 rsquo can be abbreviated as lsquo k rsquo (for example, - marchr2k ). Prefixes are optional, and lsquo vr rsquo may be written lsquo r rsquo. Names of the form lsquo n f21 rsquo refer to processors with FPUs clocked at half the rate of the core, names of the form lsquo n f11 rsquo refer to processors with FPUs clocked at the same rate as the core, and names of the form lsquo n f32 rsquo refer to processors with FPUs clocked a ratio of 3:2 with respect to the core. For compatibility reasons, lsquo n f rsquo is accepted as a synonym for lsquo n f21 rsquo while lsquo n x rsquo and lsquo b fx rsquo are accepted as synonyms for lsquo n f11 rsquo. GCC defines two macros based on the value of this option. The first is MIPSARCH. which gives the name of target architecture, as a string. The second has the form MIPSARCH foo. where foo is the capitalized value of MIPSARCH. For example, - marchr2000 sets MIPSARCH to quotr2000quot and defines the macro MIPSARCHR2000. Note that the MIPSARCH macro uses the processor names given above. In other words, it has the full prefix and does not abbreviate lsquo 000 rsquo as lsquo k rsquo. In the case of lsquo from-abi rsquo, the macro names the resolved architecture (either quotmips1quot or quotmips3quot ). It names the default architecture when no - march option is given. Optimize for arch. Among other things, this option controls the way instructions are scheduled, and the perceived cost of arithmetic operations. The list of arch values is the same as for - march. When this option is not used, GCC optimizes for the processor specified by - march. By using - march and - mtune together, it is possible to generate code that runs on a family of processors, but optimize the code for one particular member of that family. - mtune defines the macros MIPSTUNE and MIPSTUNE foo. which work in the same way as the - march ones described above. Equivalent to - marchmips1. Equivalent to - marchmips2. Equivalent to - marchmips3. Equivalent to - marchmips64r5. Equivalent to - marchmips64r6. Generate (do not generate) MIPS16 code. If GCC is targeting a MIPS32 or MIPS64 architecture, it makes use of the MIPS16e ASE. MIPS16 code generation can also be controlled on a per-function basis by means of mips16 and nomips16 attributes. See Function Attributes. po więcej informacji. Generate MIPS16 code on alternating functions. This option is provided for regression testing of mixed MIPS16non-MIPS16 code generation, and is not intended for ordinary use in compiling user code. Require (do not require) that code using the standard (uncompressed) MIPS ISA be link-compatible with MIPS16 and microMIPS code, and vice versa. For example, code using the standard ISA encoding cannot jump directly to MIPS16 or microMIPS code it must either use a call or an indirect jump. - minterlink-compressed therefore disables direct jumps unless GCC knows that the target of the jump is not compressed. Aliases of - minterlink-compressed and - mno-interlink-compressed. These options predate the microMIPS ASE and are retained for backwards compatibility. Generate code for the given ABI. Note that the EABI has a 32-bit and a 64-bit variant. GCC normally generates 64-bit code when you select a 64-bit architecture, but you can use - mgp32 to get 32-bit code instead. GCC supports a variant of the o32 ABI in which floating-point registers are 64 rather than 32 bits wide. You can select this combination with - mabi32 - mfp64. This ABI relies on the mthc1 and mfhc1 instructions and is therefore only supported for MIPS32R2, MIPS32R3 and MIPS32R5 processors. The register assignments for arguments and return values remain the same, but each scalar value is passed in a single 64-bit register rather than a pair of 32-bit registers. For example, scalar floating-point values are returned in lsquo f0 rsquo only, not a lsquo f0 rsquolsquo f1 rsquo pair. The set of call-saved registers also remains the same in that the even-numbered double-precision registers are saved. Two additional variants of the o32 ABI are supported to enable a transition from 32-bit to 64-bit registers. These are FPXX ( - mfpxx ) and FP64A ( - mfp64 - mno-odd-spreg ). The FPXX extension mandates that all code must execute correctly when run using 32-bit or 64-bit registers. The code can be interlinked with either FP32 or FP64, but not both. The FP64A extension is similar to the FP64 extension but forbids the use of odd-numbered single-precision registers. This can be used in conjunction with the FRE mode of FPUs in MIPS32R5 processors and allows both FP32 and FP64A code to interlink and run in the same process without changing FPU modes. Generate (do not generate) code that is suitable for SVR4-style dynamic objects. - mabicalls is the default for SVR4-based systems. Generate (do not generate) code that is fully position-independent, and that can therefore be linked into shared libraries. This option only affects - mabicalls. All - mabicalls code has traditionally been position-independent, regardless of options like - fPIC and - fpic. However, as an extension, the GNU toolchain allows executables to use absolute accesses for locally-binding symbols. It can also use shorter GP initialization sequences and generate direct calls to locally-defined functions. This mode is selected by - mno-shared. - mno-shared depends on binutils 2.16 or higher and generates objects that can only be linked by the GNU linker. However, the option does not affect the ABI of the final executable it only affects the ABI of relocatable objects. Using - mno-shared generally makes executables both smaller and quicker. - mshared is the default. Assume (do not assume) that the static and dynamic linkers support PLTs and copy relocations. This option only affects - mno-shared - mabicalls. For the n64 ABI, this option has no effect without - msym32. You can make - mplt the default by configuring GCC with --with-mips-plt. The default is - mno-plt otherwise. Lift (do not lift) the usual restrictions on the size of the global offset table. GCC normally uses a single instruction to load values from the GOT. While this is relatively efficient, it only works if the GOT is smaller than about 64k. Anything larger causes the linker to report an error such as: If this happens, you should recompile your code with - mxgot. This works with very large GOTs, although the code is also less efficient, since it takes three instructions to fetch the value of a global symbol. Note that some linkers can create multiple GOTs. If you have such a linker, you should only need to use - mxgot when a single object file accesses more than 64krsquos worth of GOT entries. Very few do. These options have no effect unless GCC is generating position independent code. Assume that general-purpose registers are 32 bits wide. Assume that general-purpose registers are 64 bits wide. Assume that floating-point registers are 32 bits wide. Assume that floating-point registers are 64 bits wide. Do not assume the width of floating-point registers. Use floating-point coprocessor instructions. Do not use floating-point coprocessor instructions. Implement floating-point calculations using library calls instead. Equivalent to - msoft-float. but additionally asserts that the program being compiled does not perform any floating-point operations. This option is presently supported only by some bare-metal MIPS configurations, where it may select a special set of libraries that lack all floating-point support (including, for example, the floating-point printf formats). If code compiled with - mno-float accidentally contains floating-point operations, it is likely to suffer a link-time or run-time failure. Assume that the floating-point coprocessor only supports single-precision operations. Assume that the floating-point coprocessor supports double-precision operations. This is the default. Enable the use of odd-numbered single-precision floating-point registers for the o32 ABI. This is the default for processors that are known to support these registers. When using the o32 FPXX ABI, - mno-odd-spreg is set by default. These options control the treatment of the special not-a-number (NaN) IEEE 754 floating-point data with the abs. fmt and neg. fmt machine instructions. By default or when - mabslegacy is used the legacy treatment is selected. In this case these instructions are considered arithmetic and avoided where correct operation is required and the input operand might be a NaN. A longer sequence of instructions that manipulate the sign bit of floating-point datum manually is used instead unless the - ffinite-math-only option has also been specified. The - mabs2008 option selects the IEEE 754-2008 treatment. In this case these instructions are considered non-arithmetic and therefore operating correctly in all cases, including in particular where the input operand is a NaN. These instructions are therefore always used for the respective operations. These options control the encoding of the special not-a-number (NaN) IEEE 754 floating-point data. The - mnanlegacy option selects the legacy encoding. In this case quiet NaNs (qNaNs) are denoted by the first bit of their trailing significand field being 0, whereas signaling NaNs (sNaNs) are denoted by the first bit of their trailing significand field being 1. The - mnan2008 option selects the IEEE 754-2008 encoding. In this case qNaNs are denoted by the first bit of their trailing significand field being 1, whereas sNaNs are denoted by the first bit of their trailing significand field being 0. The default is - mnanlegacy unless GCC has been configured with --with-nan2008. Use (do not use) lsquo ll rsquo, lsquo sc rsquo, and lsquo sync rsquo instructions to implement atomic memory built-in functions. When neither option is specified, GCC uses the instructions if the target architecture supports them. - mllsc is useful if the runtime environment can emulate the instructions and - mno-llsc can be useful when compiling for nonstandard ISAs. You can make either option the default by configuring GCC with --with-llsc and --without-llsc respectively. --with-llsc is the default for some configurations see the installation documentation for details. Use (do not use) revision 1 of the MIPS DSP ASE. See MIPS DSP Built-in Functions. This option defines the preprocessor macro mipsdsp. It also defines mipsdsprev to 1. Use (do not use) revision 2 of the MIPS DSP ASE. See MIPS DSP Built-in Functions. This option defines the preprocessor macros mipsdsp and mipsdspr2. It also defines mipsdsprev to 2. Use (do not use) the MIPS SmartMIPS ASE. Use (do not use) paired-single floating-point instructions. See MIPS Paired-Single Support. This option requires hardware floating-point support to be enabled. Use (do not use) MIPS Digital Media Extension instructions. This option can only be used when generating 64-bit code and requires hardware floating-point support to be enabled. Use (do not use) the MIPS-3D ASE. See MIPS-3D Built-in Functions. The option - mips3d implies - mpaired-single. Generate (do not generate) microMIPS code. MicroMIPS code generation can also be controlled on a per-function basis by means of micromips and nomicromips attributes. See Function Attributes. po więcej informacji. Use (do not use) MT Multithreading instructions. Use (do not use) the MIPS MCU ASE instructions. Use (do not use) the MIPS Enhanced Virtual Addressing instructions. Use (do not use) the MIPS Virtualization Application Specific instructions. Use (do not use) the MIPS eXtended Physical Address (XPA) instructions. Force long types to be 64 bits wide. See - mlong32 for an explanation of the default and the way that the pointer size is determined. Force long. int. and pointer types to be 32 bits wide. The default size of int s, long s and pointers depends on the ABI. All the supported ABIs use 32-bit int s. The n64 ABI uses 64-bit long s, as does the 64-bit EABI the others use 32-bit long s. Pointers are the same size as long s, or the same size as integer registers, whichever is smaller. Assume (do not assume) that all symbols have 32-bit values, regardless of the selected ABI. This option is useful in combination with - mabi64 and - mno-abicalls because it allows GCC to generate shorter and faster references to symbolic addresses. Put definitions of externally-visible data in a small data section if that data is no bigger than num bytes. GCC can then generate more efficient accesses to the data see - mgpopt for details. The default - G option depends on the configuration. Extend (do not extend) the - G behavior to local data too, such as to static variables in C. - mlocal-sdata is the default for all configurations. If the linker complains that an application is using too much small data, you might want to try rebuilding the less performance-critical parts with - mno-local-sdata. You might also want to build large libraries with - mno-local-sdata. so that the libraries leave more room for the main program. Assume (do not assume) that externally-defined data is in a small data section if the size of that data is within the - G limit. - mextern-sdata is the default for all configurations. If you compile a module Mod with - mextern-sdata - G num - mgpopt. and Mod references a variable Var that is no bigger than num bytes, you must make sure that Var is placed in a small data section. If Var is defined by another module, you must either compile that module with a high-enough - G setting or attach a section attribute to Var rsquos definition. If Var is common, you must link the application with a high-enough - G setting. The easiest way of satisfying these restrictions is to compile and link every module with the same - G option. However, you may wish to build a library that supports several different small data limits. You can do this by compiling the library with the highest supported - G setting and additionally using - mno-extern-sdata to stop the library from making assumptions about externally-defined data. Use (do not use) GP-relative accesses for symbols that are known to be in a small data section see - G. - mlocal-sdata and - mextern-sdata. - mgpopt is the default for all configurations. - mno-gpopt is useful for cases where the gp register might not hold the value of gp. For example, if the code is part of a library that might be used in a boot monitor, programs that call boot monitor routines pass an unknown value in gp. (In such situations, the boot monitor itself is usually compiled with - G0 .) - mno-gpopt implies - mno-local-sdata and - mno-extern-sdata. Allocate variables to the read-only data section first if possible, then next in the small data section if possible, otherwise in data. This gives slightly slower code than the default, but reduces the amount of RAM required when executing, and thus may be preferred for some embedded systems. Put uninitialized const variables in the read-only data section. This option is only meaningful in conjunction with - membedded-data. Specify whether GCC may generate code that reads from executable sections. There are three possible settings: Instructions may freely access executable sections. This is the default setting. MIPS16 PC-relative load instructions can access executable sections, but other instructions must not do so. This option is useful on 4KSc and 4KSd processors when the code TLBs have the Read Inhibit bit set. It is also useful on processors that can be configured to have a dual instructiondata SRAM interface and that, like the M4K, automatically redirect PC-relative loads to the instruction RAM. Instructions must not access executable sections. This option can be useful on targets that are configured to have a dual instructiondata SRAM interface but that (unlike the M4K) do not automatically redirect PC-relative loads to the instruction RAM. Enable (disable) use of the hi() and lo() assembler relocation operators. This option has been superseded by - mexplicit-relocs but is retained for backwards compatibility. Use (do not use) assembler relocation operators when dealing with symbolic addresses. The alternative, selected by - mno-explicit-relocs. is to use assembler macros instead. - mexplicit-relocs is the default if GCC was configured to use an assembler that supports relocation operators. Trap (do not trap) on integer division by zero. The default is - mcheck-zero-division. MIPS systems check for division by zero by generating either a conditional trap or a break instruction. Using traps results in smaller code, but is only supported on MIPS II and later. Also, some versions of the Linux kernel have a bug that prevents trap from generating the proper signal ( SIGFPE ). Use - mdivide-traps to allow conditional traps on architectures that support them and - mdivide-breaks to force the use of breaks. The default is usually - mdivide-traps. but this can be overridden at configure time using --with-dividebreaks. Divide-by-zero checks can be completely disabled using - mno-check-zero-division. Enable (disable) an optimization that pairs consecutive load or store instructions to enable loadstore bonding. This option is enabled by default but only takes effect when the selected architecture is known to support bonding. Force (do not force) the use of memcpy for non-trivial block moves. The default is - mno-memcpy. which allows GCC to inline most constant-sized copies. Disable (do not disable) use of the jal instruction. Calling functions using jal is more efficient but requires the caller and callee to be in the same 256 megabyte segment. This option has no effect on abicalls code. The default is - mno-long-calls. Enable (disable) use of the mad. madu and mul instructions, as provided by the R4650 ISA. Enable (disable) use of the madd and msub integer instructions. The default is - mimadd on architectures that support madd and msub except for the 74k architecture where it was found to generate slower code. Enable (disable) use of the floating-point multiply-accumulate instructions, when they are available. The default is - mfused-madd. On the R8000 CPU when multiply-accumulate instructions are used, the intermediate product is calculated to infinite precision and is not subject to the FCSR Flush to Zero bit. This may be undesirable in some circumstances. On other processors the result is numerically identical to the equivalent computation using separate multiply, add, subtract and negate instructions. Tell the MIPS assembler to not run its preprocessor over user assembler files (with a lsquo. s rsquo suffix) when assembling them. Work around the 24K E48 (lost data on stores during refill) errata. The workarounds are implemented by the assembler rather than by GCC. Work around certain R4000 CPU errata: - A double-word or a variable shift may give an incorrect result if executed immediately after starting an integer division. - A double-word or a variable shift may give an incorrect result if executed while an integer multiplication is in progress. - An integer division may give an incorrect result if started in a delay slot of a taken branch or a jump. - mfix-r4400 - mno-fix-r4400Work around certain R4400 CPU errata: - A double-word or a variable shift may give an incorrect result if executed immediately after starting an integer division. - mfix-r10000 - mno-fix-r10000Work around certain R10000 errata: - ll sc sequences may not behave atomically on revisions prior to 3.0. They may deadlock on revisions 2.6 and earlier. This option can only be used if the target architecture supports branch-likely instructions. - mfix-r10000 is the default when - marchr10000 is used - mno-fix-r10000 is the default otherwise. Work around the RM7000 dmult dmultu errata. The workarounds are implemented by the assembler rather than by GCC. Work around certain VR4120 errata: - dmultu does not always produce the correct result. - div and ddiv do not always produce the correct result if one of the operands is negative. The workarounds for the division errata rely on special functions in libgcc. a. At present, these functions are only provided by the mips64vr-elf configurations. Other VR4120 errata require a NOP to be inserted between certain pairs of instructions. These errata are handled by the assembler, not by GCC itself. Work around the VR4130 mflo mfhi errata. The workarounds are implemented by the assembler rather than by GCC, although GCC avoids using mflo and mfhi if the VR4130 macc. macchi. dmacc and dmacchi instructions are available instead. Work around certain SB-1 CPU core errata. (This flag currently works around the SB-1 revision 2 ldquoF1rdquo and ldquoF2rdquo floating-point errata.) Specify whether GCC should insert cache barriers to avoid the side-effects of speculation on R10K processors. In common with many processors, the R10K tries to predict the outcome of a conditional branch and speculatively executes instructions from the ldquotakenrdquo branch. It later aborts these instructions if the predicted outcome is wrong. However, on the R10K, even aborted instructions can have side effects. This problem only affects kernel stores and, depending on the system, kernel loads. As an example, a speculatively-executed store may load the target memory into cache and mark the cache line as dirty, even if the store itself is later aborted. If a DMA operation writes to the same area of memory before the ldquodirtyrdquo line is flushed, the cached data overwrites the DMA-ed data. See the R10K processor manual for a full description, including other potential problems. One workaround is to insert cache barrier instructions before every memory access that might be speculatively executed and that might have side effects even if aborted. - mr10k-cache-barrier setting controls GCCrsquos implementation of this workaround. It assumes that aborted accesses to any byte in the following regions does not have side effects: the memory occupied by the current functionrsquos stack frame the memory occupied by an incoming stack argument the memory occupied by an object with a link-time-constant address. It is the kernelrsquos responsibility to ensure that speculative accesses to these regions are indeed safe. If the input program contains a function declaration such as: then the implementation of foo must allow j foo and jal foo to be executed speculatively. GCC honors this restriction for functions it compiles itself. It expects non-GCC functions (such as hand-written assembly code) to do the same. The option has three forms: Insert a cache barrier before a load or store that might be speculatively executed and that might have side effects even if aborted. Insert a cache barrier before a store that might be speculatively executed and that might have side effects even if aborted. Disable the insertion of cache barriers. This is the default setting. - mflush-func func - mno-flush-func Specifies the function to call to flush the I and D caches, or to not call any such function. If called, the function must take the same arguments as the common flushfunc. that is, the address of the memory range for which the cache is being flushed, the size of the memory range, and the number 3 (to flush both caches). The default depends on the target GCC was configured for, but commonly is either flushfunc or cpuflush. Set the cost of branches to roughly num ldquosimplerdquo instructions. This cost is only a heuristic and is not guaranteed to produce consistent results across releases. A zero cost redundantly selects the default, which is based on the - mtune setting. Enable or disable use of Branch Likely instructions, regardless of the default for the selected architecture. By default, Branch Likely instructions may be generated if they are supported by the selected architecture. An exception is for the MIPS32 and MIPS64 architectures and processors that implement those architectures for those, Branch Likely instructions are not be generated by default because the MIPS32 and MIPS64 architectures specifically deprecate their use. - mcompact-branchesnever - mcompact-branchesoptimal - mcompact-branchesalways These options control which form of branches will be generated. The default is - mcompact-branchesoptimal. The - mcompact-branchesnever option ensures that compact branch instructions will never be generated. The - mcompact-branchesalways option ensures that a compact branch instruction will be generated if available. If a compact branch instruction is not available, a delay slot form of the branch will be used instead. This option is supported from MIPS Release 6 onwards. The - mcompact-branchesoptimal option will cause a delay slot branch to be used if one is available in the current ISA and the delay slot is successfully filled. If the delay slot is not filled, a compact branch will be chosen if one is available. Specifies whether FP exceptions are enabled. This affects how FP instructions are scheduled for some processors. The default is that FP exceptions are enabled. For instance, on the SB-1, if FP exceptions are disabled, and we are emitting 64-bit code, then we can use both FP pipes. Otherwise, we can only use one FP pipe. The VR4130 pipeline is two-way superscalar, but can only issue two instructions together if the first one is 8-byte aligned. When this option is enabled, GCC aligns pairs of instructions that it thinks should execute in parallel. This option only has an effect when optimizing for the VR4130. It normally makes code faster, but at the expense of making it bigger. It is enabled by default at optimization level - O3. Enable (disable) generation of synci instructions on architectures that support it. The synci instructions (if enabled) are generated when builtinclearcache is compiled. This option defaults to - mno-synci. but the default can be overridden by configuring GCC with --with-synci. When compiling code for single processor systems, it is generally safe to use synci. However, on many multi-core (SMP) systems, it does not invalidate the instruction caches on all cores and may lead to undefined behavior. Try to turn PIC calls that are normally dispatched via register 25 into direct calls. This is only possible if the linker can resolve the destination at link time and if the destination is within range for a direct call. - mrelax-pic-calls is the default if GCC was configured to use an assembler and a linker that support the. reloc assembly directive and - mexplicit-relocs is in effect. With - mno-explicit-relocs. this optimization can be performed by the assembler and the linker alone without help from the compiler. Emit (do not emit) code that allows mcount to modify the calling functionrsquos return address. When enabled, this option extends the usual mcount interface with a new ra-address parameter, which has type intptrt and is passed in register 12. mcount can then modify the return address by doing both of the following: Returning the new address in register 31. Storing the new address in ra-address. if ra-address is nonnull. The default is - mno-mcount-ra-address. Enable (disable) frame header optimization in the o32 ABI. When using the o32 ABI, calling functions will allocate 16 bytes on the stack for the called function to write out register arguments. When enabled, this optimization will suppress the allocation of the frame header if it can be determined that it is unused. This optimization is off by default at all optimization levels. When applicable, enable (disable) the generation of lwxc1. swxc1. ldxc1. sdxc1 instructions. Enabled by default. When applicable, enable (disable) the generation of 4-operand madd. s. madd. d and related instructions. Enabled by default.

No comments:

Post a Comment